Файл: Шляпоберский В.И. Основы техники передачи дискретных сообщений.pdf

ВУЗ: Не указан

Категория: Не указан

Дисциплина: Не указана

Добавлен: 10.04.2024

Просмотров: 229

Скачиваний: 2

ВНИМАНИЕ! Если данный файл нарушает Ваши авторские права, то обязательно сообщите нам.

пользуется комбинация

из т элементов. В

этом

случае

передача фазирующей

комбинации

может,

производить­

ся либо в начале каждой кодовой

комбинации

(рис.

5.27о), либо в течение передачи т кодовых комбинаций

по одному

элементу в начале каждой кодовой комбина­

ции (рис. 5.276).

 

 

о)

Синхронизирующие комбинации

 

 

Информационные кодаоые комбинации

6)

Элементы

синхронизирующей

комбинации

 

f

i

'

»

b,

а, аг • • ак,

b2i а, а2 • • grf- ЬЛ о,аг^ • а„,--Ьш а,ог ок,

 

Инщовмационные кододые

комбинации

Рис. 5.27. Возможные варианты переда­

чи синхронизирующих комбинации

В первом случае фазирующая комбинация на приеме может выделяться дешифратором /н-элементной комбина­ ции, который весьма просто реализуется на базе т - эле -

ментного регистра сдвига

и схемы И на (пг+1)

вход (см.

§ 3.4). Сигнал на выходе

такого дешифратора

появляет­

ся всякий раз, когда элементы регистра фиксируют фа­ зирующую комбинацию. Этот сигнал может быть исполь­ зован для фазирования распределителя приема (опреде­ ления начала отсчета).

Для исключения ложного фазирования, которое мо­ жет произойти при заполнении регистра информацион­ ными разрядами, сигнал с выхода дешифратора подает­ ся на устройство управления И3 и устройство защиты И4 ; Иг, Сч. на 2 (рис. 5.28). С выхода .схемы И3 , «а один вход которой при отсутствии цикловой фазы подается подго­ тавливающее напряжение, фазирующий импульс посту­ пит на распределитель и установит его в исходное (ну­ левое) положение. При этом триггер Т перейдет в поло­ жение 1. Если сигнал фазирования был истинный, то че­ рез цикл (m + k) элементов с выхода дешифратора ДШ поступит второй сигнал, совпадающий по времени с раз­ решающим импульсом, поступающим с ( т + /г)-го контак­ та распределителя. Тогда на выходе схемы И) появится импульс В Е Р Н О , подтверждающий правильность уста­ новленной фазы распределителя. При подаче с дешифра­ тора «ложного» сигнала устанавливается ложная фаза

296


распределителя. В этом случае импульс, поступающий с распределителя, не совпадает по времени со вторым сигпалом ДШ и на счетчик устройства защиты поступит им-

от (нт)-гй. контр. ч* 'рашреИ.

-

1~

 

j

 

 

 

 

Рас. 5.28.

Функциональная

схема УЦФ при по-

 

комбинациомион передаче

фазирующих

комбина­

 

ций

 

 

 

 

 

 

пульс Н Е В Е Р Н О . При

поступлении

на

счетчик

второго

импульса

Н Е В Е Р Н О триггер

Т вернется

в исходное (ну­

левое) положение и схема перейдет

в

режим

поиска

фазы.

 

 

 

 

 

 

 

В режиме цикловой синфазности и при отсутствии ис­

кажений

фазирующей

комбинации с выхода устройства

защиты

один

раз за

цикл

будет

поступать

сигнал

В Е Р Н О . Однократное искажение фазирующей комбина­ ции не вызовет появления сигнала Н Е В Е Р Н О . Он по­ явится .на выходе устройства защиты толькотари задержке сигналов фазирования на два цикла. Под воздействием этого сигнала триггер Т перейдет в положение 0; а все УЦФ — в режим поиска фазирующей комбинации. В дальнейшем установление цикловой синфазности будет осуществляться аналогично рассмотренному выше.

После установления режима цикловой синфазности появление на выходе ДШ сигнала, вызванного дешифра­ цией фазирующей комбинации, образованной информа­ ционными элементами, не вызовет сбоя фазы, так как триггер Т будет находиться в положении 1 и импульс на выходе схемы И 3 будет отсутствовать.

Рассмотрим особенности построения УЦФ для случая передачи элементов фазирующей комбинации в течение m циклов (см. рис. 5.276). Датчик фазирующей комби-

297


нации, подключенный к одному из «контактов» передаю­ щего распределителя, за каждый цикл передает один элемент фазирующей комбинации (рис. 5.29). На приеме

I

 

ъ 1

 

1 ^

 

\3

 

 

 

 

 

1

 

 

т

" г1*

 

 

К*}

дш

+•

 

1

 

 

 

 

 

 

 

Датчик

 

 

 

 

фазирунлц.

\\Упрадл.

 

I I

комВинац.

 

 

 

 

уст-Во

 

 

Рис. 5.29.

Структурная

схема УЦФ при

по­

элементной передаче фазирующих комбина­ ций

к соответствующему «контакту» распределителя подклю­ чается дешифратор фазирующей комбинации, выход ко­ торого соединяется с устройством управления фазой рас­ пределителя. При таком способе передачи для определе­ ния соотношения фаз распределителей может потребо­ ваться (2 in1) циклов. Поэтому если в течение 2 т циклов с выхода ДШ (рис. 5.30) не поступит импульс,

Д

Н

'носчИ2

 

 

от(к*1)го

но 2

Сч

контр

нот рпслред

От(к*1)-го ДШ

gepuo

 

Устр-ёо\л роспред

 

 

контр pomp

 

 

\ипрабл

 

Рис. 5.30. Функциональная схема УЦФ при поэлементной . передаче фазирующих комбинаций

свидетельствующий о дешифрации фазирующей комби­ нации, то под действием устройства управления фаза приемного распределителя смещается на один контакт я процесс поиска фазирующей комбинации в течение 2 т циклов повторится. Такой режим сохранится до тех пор, пока ДШ не зафиксирует наличие фазирующей комби­ нации. Под действием импульса с дешифратора триггер

298


t перейдет в состояние 1, блокируя тем самым устройст­ во управления.

Если появление импульса на выходе ДШ обусловлено регистрацией фазирующей комбинации, то спустя т цик­

лов этот импульс появится

вновь и совпадет

по времени

с импульсом распределителя. В результате

совпадения

импульсов появится сигнал

В Е Р Н О и подтвердит блоки­

ровку устройства управления. В случае, когда дешифра­ тор зафиксирует случайно образованную фазирующую комбинацию, вероятность того, что через т циклов она вновь образуется, будет весьма малой. Поэтому через т

циклов сигнал

на выходе

ДШ будет отсутствовать

и на

1Сч% поступит

импульс.

Спустя т циклов счетчик

1Сч2

зафиксирует второй импульс и переведет триггер Т в со­ стояние 0, т. е. в режим поиска фазирующей комбинации.

После установления синфазности по циклу (рис. 5.30) триггер Т будет находиться в состоянии 1, чем обеспечи­ вается блокировка устройства управления фазой распре­ делителя при однократном искажении фазирующей ком­ бинации. Если импульс с выхода ДШ не поступит в те­ чение 2 m циклов, блокировка управляющего устройства снимается и схема переходит в режим поиска фазы.

Схемы можно построить так, чтобы переход в режим поиска фазы происходил не после двухкратного искаже­ ния фазирующей комбинации, а после трехкратного. Такое увеличение емкости суммирующего устройства уменьшит вероятность ложного перехода в режим фази­ рования, но зато увеличит время обнаружения потери синфазности.

При сравнении рассмотренных способов фазирования видно, что первый обеспечивает значительно меньшее время фазирования и меньшее время обнаружения потери синфазности при снижении пропускной способности си-

100/г

стемы связи на

%. Второй 'способ дает

снижение

 

<

100 0 /

пропускной способности системы связи всего на

% .

k—|— 1