Файл: Шляпоберский В.И. Основы техники передачи дискретных сообщений.pdf

ВУЗ: Не указан

Категория: Не указан

Дисциплина: Не указана

Добавлен: 10.04.2024

Просмотров: 206

Скачиваний: 2

ВНИМАНИЕ! Если данный файл нарушает Ваши авторские права, то обязательно сообщите нам.

Y

У У У У

Y Y Y Y Y Y Y Y Y Y Y

о

i 'г з 't

 

Рис. 3.39. Диодный пирамидальный дешифратор четырехэлементного кода

шифратора. Число диодов входных матричных дешиф­

раторов

(первая

ступень) подсчптывается

согласно (3.3),

а

число

диодов

каждой последующей ступени,

имеющей

Р

входов, равно

4Р. Нетрудно показать,

что

ступенча­

тые дешифраторы самые экономичные. Например, даже

при

/1 = 4 ступенчатый дешифратор (рис.

3.40) содер­

жит

на 16 диодов меньше, чем аналогичный

матричный.

В тех случаях, когда накопление элементов прини­ маемых комбинаций осуществляется на электромагнит­ ных реле, дешифраторы чаще всего строятся пирами­ дальными. Схема релейного дешифратора трехэлемент­ ного кода представлена на рис. 3.41. Принятая с канала кодовая комбинация, преобразованная в токовые и бес­ токовые импульсы, подается на наборные реле Р\—Ра. Напряжение появляется всегда только иа одном определенном выходе дешифратора. Релейные дешифра­ торы обычно используются при небольшом числе элемен­ тов в кодовых комбинациях низкоскоростных систем, со­ держащих и другие релейные узлы.

Сложность

создания релейных дешифраторов

при

« > 3 связана

с необходимостью применения реле с

боль-

149


н

и

н

и

»,

 

*

 

 

 

*

*

 

 

 

*

*

 

 

Г'ГП

•у,

V

ч

у? -ъ

у

н

Y5

уе * •к

*

*< *

•у,Уц

Уш

У,,

Уп

Уа

 

 

*

 

 

Уп

 

 

 

 

 

 

 

У/s

 

 

 

 

 

 

 

 

 

 

 

 

 

Рис. 3.40. Диодный двухступенчатым деш,

 

 

 

 

фратор

четырехэле.мснтного

 

кода

 

 

 

 

 

 

 

 

 

 

шим

числом

контактов

 

 

 

 

на

переключение

или

 

 

—/7

 

использования

 

парал­

 

 

 

 

лельного

 

включения

 

 

^ _ х

 

нескольких

реле.

 

 

 

г

 

Все

рассмотренные

 

 

— х.

выше

дешифраторы

 

 

J

требуют

подачи

на

них

 

 

 

 

информации

 

в

парал­

 

\

YsVY7

 

лельном

коде.

Однако

 

 

в аппаратуре

дискрет­

 

 

 

 

ной связи часто неоо-

Рис. 3.41.

Релейный пирамидальный

 

ходи МО

из-

последова-

дешнфратор

трехэлементного кода

 

т е льности принимаемых

сигналов выделить од­ ну или несколько определенных кодовых комбинаций, т. е. определить момент их поступления (регистрации). Та­ кая задача возникает, например, при необходимости оп­ ределения начала цикла передачи, при фазировании прн-

150


емной части аппаратуры, при выделении сигналов теле­ управления (телеконтроля) из последовательности при­ нимаемых импульсов и т. п. Все эти вопросы решаются с помощью дешифраторов с последовательным вводом информации, в которых в качестве устройства, регистри­ рующего поступающую в последовательном коде ин­ формацию, используются сдвигающие регистры. При этом число двоичных элементов в регистрах должно быть не меньше числа разрядов дешифрируемых комбинаций.

Если регистр строится на потенциальных элементах (см. рис. 3.6), то дешифрирование необходимой л-эле- ментной комбинации можно осуществить схемой И, имеющей (п+l) вход (рис. 3.42). На каждый из п вхо­

да.

7'- Щ

Рис. 3.42. Дешифратор последовательного кода

дов схемы И подаются выходы с п триггеров регистра, опрашиваемых з.а один такт. Если разряд дешифрируе­ мой комбинации равен 1, то выход берется с единичного плеча триггера, если же он равен 0, то — с нулевого. На ('/г-|-1)-й вход подается импульс, не совпадающий по времени с тактовыми импульсами регистра. Такой им­ пульс называется стробирующим. В приведенной на рис. 3.42 схеме выходной сигнал со схемы И появляется в тех случаях, когда в момент действия стробирующего им­ пульса на элементах регистра фиксируется комбинация 10011. Подачей стробирующего импульса (ТИ2) исклю­ чается появление на выходе схемы И помехи, возникаю­ щей в результате искажения фронтов входных сигналов.

151

При дешифрировании комбинаций, содержащих боль­ шое число элементов (п>8), целесообразно на одном из входов схемы И поставить элемент ИЛИ — НЕ, на ос­ тальные входы схемы И подаются только выходы триг­

геров, регистрирующих

1. Единичные

выходы

осталь­

ных триггеров регистра

подаются на

входы

элемента

И Л И — Н Е . При таком построении схемы дешифратора можно использовать схемы И и ИЛИ с меньшим чис­ лом входов. Описанный принцип построения дешифра­ тора на одну или несколько комбинаций может быть применен и в тех случаях, когда для построения регист­ ра используются ферритдиодные или ферриттранзисторные ячейки [29].

Дешифраторы с последовательным входом информа­ ции на полное или сокращенное число комбинаций мо­ гут строиться и без использования сдвигающих регист­ ров. В этом случае дешифратор строится как пирами­ дальный (рис. 3.43). К началу приема комбинации все

ию Щ

-7, щ

ти, им

Рис. 3.43. Пирамидальный дешифратор последоаательного кода

триггеры находятся в положении 0. Приходящая из ка­ нала связи информация воздействует на входной триг­ гер. Предположим, что принимаемая комбинация имеет

J 5 2


вид 101. Тогда под действием импульса начальной уста­ новки ИНУ, подаваемого в момент приема середины пер­ вого импульса, сигналом с выхода схемы Mi и триггер Ту, перейдет в состояние 1. Так как второй элемент ко­ довой комбинации 0, то с входного триггера высокий по­ тенциал будет подан на схемы И'2 и И^', но подготов­ ленной окажется только схема И .связанная с тригге­ ром Ti. Поэтому под действием тактового импульса THi в состояние 1 перейдет триггер Т'0 , подавая на один вход схем Hg, Ид" высокий потенциал. К моменту действия ТИ2, совпадающего по времени с серединой приема тре­ тьего импульса 1, подготовленной окажется схема И 3 и триггер Г'з сигналом с И^ переключится в состояние 1. Наличие высокого потенциала на выходе Ys указывает на прием комбинации 101. К началу приема следующей комбинации все триггеры примут положение 0: триггеры Ту под влиянием импульса ТИ\. смещенного относитель­ но ТИу на половину длительности принимаемого импуль­ са; триггер Т\ —импульсом 77/', , также смещенным на половину длительности принимаемого импульса; триг­ гер Т"г — импульсом ИНУ.

§ 3.5. КОДОПРЕОБРАЗОВАТЕЛИ

Кодопреобразователями называются устройства, осу­ ществляющие автоматическое преобразование одного ко­ да в другой. Число входов п кодопреобразователя дол­ жно быть равно числу разрядов в комбинациях преоб­ разуемого кода, а число выходов m — числу разрядов в комбинациях преобразованного кода. С помощью кодо­ преобразователей можно осуществлять любые преобра­ зования кодов: простого в простой, простого в коррек­ тирующий, двоичного в многопозиционный и др. Однако на практике кодопреобразователи в том виде, в каком они здесь рассматриваются, необходимы для преобразо­ вания простых .кодов, обеспечивающего совместную ра­ боту аппаратур, использующих различные коды.

Основной задачей, решаемой при построении кодо­ преобразователей, является выбор такого варианта схе­ мы, при котором заданный закон преобразования обес­ печивается при минимальном количестве используемых элементов. Известны два способа построения кодопреоб­ разователей.

153


Первый способ основан на том, что преобразование кода осуществляется в два этапа. Сначала дешифриру­ ются комбинации преобразуемого «-элементного кода, в результате чего получают 2" независимых выходных сиг­ налов. Затем каждый выходной сигнал кодируется в за­ данный m-элементный код (причем п может быть боль­ ше .или меньше т). Следовательно, кодопреобразова­ тели, выполненные по первому -способу, должны состоять из даух независимых устройств: дешифратора и шиф­ ратора.

Выходные сигналы дешифратора Е{ в соответствии с

выбранным

законом

преобразования

 

подаются

на

В Х О Д Ы

0"1,

02,

Oh

шифратора

(рис. 3.44).

 

При

по­

 

X, Х2

 

даче сигнала «а один из входов шиф­

 

 

ратора на его т выходах

появляются

 

 

 

напряжения, соответствующие

кодовой

 

 

 

комбинации данного символа в преоб­

 

Дешифратор

разованном коде. Схемы и принципы

I

 

 

построения дешифраторов см. в § 3.4.

Et£t

 

Рассмотрим

особенности

построе­

 

ния

шифраторов.

Обычно

 

шифратор

I

 

 

представляет

собой

совокупность

схем

 

 

разветвления.

'Каждая

такая

схема

 

 

имеет один вход и несколько выходов

I

Шифратор

(от

одного

до т),

так

что

сигнал,

по­

1

1 S

••"

данный на вход, появляется на всех

 

 

выходах схемы,

образуя

определенную

 

"•1,

 

кодовую комбинацию

(наличие

напря­

 

 

 

Рас.

3.44.

Струк­

жения на выходной шине соответствует

турная схема кодо­

единичному

разряду,

отсутствие — ну­

преобразователя

левому).

Наиболее

просто

совокуп­

 

 

 

ность разветвительных

схем

реализу­

 

 

 

ется

на диодах

в виде

матричной

схе­

мы. На рис. 3.45 приведен диодный шифратор четырехэлементного кода. Количество диодов, используемых в

подобных шифраторах,

можно определить

по

формуле

 

Нтт

+ 2С>

+

+ тС" = У

1

(3.6)

где

т — число

элементов в

комбинациях преобразован­

ного

кода.

 

 

 

 

 

Благодаря простоте и надежности диодные шифрато­ ры получили большое распространение.

154