Файл: Емельянов Г.А. Передача дискретной информации и основы телеграфии учеб. для вузов.pdf

ВУЗ: Не указан

Категория: Не указан

Дисциплина: Не указана

Добавлен: 11.04.2024

Просмотров: 226

Скачиваний: 3

ВНИМАНИЕ! Если данный файл нарушает Ваши авторские права, то обязательно сообщите нам.

*мин=— U (смещения U и U не учтены, т. е. они относятся к дроб­ лению посылки). Поэтому

Ообщ= * ' - ( - ' а ) 100%

=

100 о/0.

Схема прибора, работающего на

основе

изложенного принци­

па измерений, приведена на рис. 2.9.

Подлежащие измерению по­

сылки подают на вход дифференцирующей цепочки CRt. Диффе­ ренцированные короткие импульсы выпрямляются и с нагрузоч­ ного резистора % поступают в формирующее устройство, выход которого соединен с модулирующим электродом электроннолуче­ вой трубки. С помощью колебаний опорного генератора и фазо­ вращателя на экране трубки получается* круговая развертка. За время одной элементарной посылки луч совершает один оборот, так как частота опорного генератора равна скорости передачи по­ сылок. Если бы искажения посылок отсутствовали, то все знача­ щие ХМВ совпадали бы с идеальными и короткие импульсы с вы­ хода формирующего устройства модулировали бы яркость луча

точно через время тоНа экране трубки светилось бы одно

и то

же место в круговой развертке луча. Это место соответствует

нуле­

вым искажениям. Разброс светящихся точек около нулевой от­ метки свидетельствует о наличии смещений ЗХМВ. Полная зона свечения (рис. 2.96) равна величине общих искажений б0бщДроб­ ления проявляются в виде появляющихся изредка свечений вне устойчивой зоны краевых искажений.

С помощью описанного прибора можно определить составляю­

щие общих краевых искажений

бпр, бхар и белВеличина бцр лег­

ко определяется по двум устойчивым

точкам

свечения

(рис.

2.96).

Определение величины бхар основано

на том

факте, что

при

пере­

даче комбинации 1:1 характеристические искажения отсутствуют. Поэтому если из величины бобщ, измеренной на произвольной по­ следовательности посылок («текст»), вычесть величину б0 бщ, изме­

ренную на 'комбинации 1:1

(«точки»), то можно получить значение

характеристических искажений. Величина случайных

искажений

вычисляется из ф-лы (2.4)

как б С л = бобщ— (6n p-f-6K a p)

-


з

ГЛАВА

Двоичные элементы систем передачи дискретной информации

3.1. НЕКОТОРЫЕ СХЕМЫ Д Л Я Р Е А Л И З А Ц И И ЛОГИЧЕСКИХ ОПЕРАЦИИ, ПРИМЕНЯЕМЫХ

ВТЕХНИКЕ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ

Ваппаратуре передачи дискретной информации широко исполь­ зуются устройства, реализующие логические операции. Рассмотрим схемы некоторых из этих устройств.

С х е м а и н в е р т о р а

( с х е м а

НЕ)

реализует

логическую

операцию

отрицания (у—х).

Один из возможных вариантов схе­

мы НЕ приведен на рис. 3.1 а, а ее

условное обозначение —

на

рис. 3.16.

При отсутствии

отрицательного

сигнала на

входе

Вх

(х=0) транзистор закрыт.

На коллекторе

транзистора

действует

напряжение —Ек ; это же на­

aj

я/-єк

 

Ф

пряжение действует на -вы-

 

ходе Вых

{у=\).

При

пода­

 

 

 

 

 

че на

вход

Вх

отрицатель­

 

 

 

 

 

ного

 

напряжения

 

(х=\)

 

 

вых

 

У

транзистор открывается

и на

 

 

X

 

 

выходе

 

напряжение снижа­

 

 

У

 

ется

практически

до

нуля

 

 

О

1

 

 

 

1

0

 

(У =

0).

 

 

 

 

 

 

 

 

 

 

С х е м а с о в п а д е н и й

Рис.

3.1. Схема

инвертора

(схема НЕ):

( с х е м а

И)

реализует

опе­

а

схема; б

— условное

обозначение

рацию

логического

умноже­

 

 

 

 

 

ния — коньюкцию (y = XiX2). Сигнал

на выходе схемы у появляет­

ся только при наличии сигналов х на

всех входах устройства. Если

хотя >бы на

одном входе сигнала нет, то на выходе устройства сиг­

нал также

отсутствует.

 

На рис. 3.2а изображена схема И на полупроводниковых дио­ дах. Если R^>r, то хотя бы при одном открытом диоде напряже­ ние на выходе схемы будет практически равно нулю. Только тог­ да, когда на все входы одновременно поступят отрицательные сиг­ налы, запирающие диоды, на выходе появится отрицательное на­ пряжение (Е). Схема И на транзисторах может быть выполне-


на, например, последовательным их соединением (рис. 3.26). Сиг­ нал на выходе появляется лишь при наличии сигналов на всех входах. Условное обозначение схемы И показано на рис. 3.2в.

Вых

х,

ч

хп

У

 

 

 

 

 

1

0

О

о

 

 

 

 

 

0

!

1

0

 

 

 

 

 

1

1 1

1

О

 

 

 

 

 

!

 

 

 

 

 

 

 

 

Рис.

3.2. Схема И:

 

 

 

на полупроводниковых диодах;

б — на

транзисторах;

 

 

 

в

— условное обозначение

 

 

 

С х е м а

И Л И

реализует

операцию

логического

сложения

дизъюнкцию

(y=Xi-{-Xz).

Сигнал на выходе схемы

появляется

в

том случае, когда хотя бы на одном из входов имеется сигнал. На

Дг,0-И-,

 

<0

 

 

 

mm y=xt+xz

в)

а)

 

 

 

вхп

-вых

" вых

Х2

 

 

 

х,

х2

У

 

 

о-

0

О

 

 

0

1

1

 

 

1

0

1

 

 

1

1

1

Рис. 3.3. Схема ИЛИ:

а — иа диодах; б — на транзисторах; в — условное обозначение

рис. 3.3а изображена схема ИЛИ, выполненная на диодах, схема на транзисторах выполняется параллельным их соединением (рис.

3.36). Условное

обозначение

схемы И Л И

приведено

на рис. 3.3s.

С х е м а и м п л и к а т о р а

реализует

операцию

импликации

(у=Х\-+Хг=Хі-\-Хг)•

Сигнал

на выходе устройства появляется тог-

— 3S—.


да, когда отсутствует сигнал на первом входе или присутствует на

втором входе. Схема импликатора образуется

соединением схем

НЕ

и И Л И (рис. 3.4а). Условное обозначение

схемы дано на

рис.

3.46.

 

Рис. ЗА. Схема импликатора:

а — схема; б — условное обозначение

С х е м а

з а п р е т а ( с х е м а

НЕТ)

реализует

логическую

операцию

отрицания

импликации

= Х\ +

Х2=Х\

хг).

Она строит­

ся путем объединения

схемы инвертора

и схемы

И (рис. 3.5). Сиг-

 

 

 

 

 

 

К)

 

 

 

 

 

 

У

 

 

•У

 

 

 

0

О

о

 

 

 

 

 

О

1

1

 

 

 

 

 

 

1

0

0

 

 

 

 

 

 

1

1

О

 

 

 

 

 

Вых.

 

 

 

 

 

 

 

 

Рис. 3.5. Схема

НЕТ:

 

 

 

 

а — схема; б — условное

обозначение

 

нал на выходе устройства появляется в том случае, если на пер­

вом

входе сигнал

присутствует, а на

втором — отсутствует.

 

С х е м а о т р и ц а н и я

р а в н о з н а ч н о с т и

(рис. 3.6)

реали­

зует

логическую

операцию

сложения

по модулю

2 —Хх@Хг)

и

образуется параллельным соединением двух схем запрета. Сигнал на выходе устройства появляется тогда, когда входные сигналы

имеют различную полярность.

 

 

 

С х е м а р а в н о з н а ч н о с т и

(рис.

3.7) реализует

логиче-

скую операцию отрицания сложения

по

модулю 2(у=Хі®хг)

и

строится объединением двух схем И. При этом на оба входа вто­ рой схемы И подают инвертированные сигналы со входов Вхі и